№ п/п |
Название модулей | Разделы и темы лекционных занятий | Содержание | Аудиторная работа (зачетные ед./часы) |
---|---|---|---|---|
1 |
I Схемотехника вентилей современных цифровых интегральных устройств. |
Обзор современной элементной базы интегральных цифровых устройств. | МДП транзистор. Принцип работы, основные уравнения. Краткие сведения о технологии производства МДП интегральных схем. Классификация цифровых элементов, основные характеристики. |
2 |
2 | Схемотехника вентилей, применяемых в современных цифровых ИС. | МОП цифровая схемотехника. Статическая КМОП логика. КМОП инвертор — принцип работы, передаточная характеристика, анализ переходного процесса, оценка задержки, оценка потребляемой мощности. Проектирование вентилей КМОП, оценка быстродействия вентиля. Схемы на проходных транзисторах (n-, p- и комплементарные ключи), параметры, применение. Динамическая логика, логика домино. |
8 | |
3 |
II Схемотехника и проектирование базовых функциональных узлов цифровых схем. |
Схемотехника и проектирование комбинационной логики. | Проектирование комбинационных схем, минимизация логических функций, карты Карно. Метод минимизации Куайна. Шифраторы, дешифраторы, мультиплексоры, демультиплексоры. Сумматоры (архитектуры, оценка быстродействия). Умножители (архитектуры, оценка быстродействия). |
6 |
4 | Схемотехника и проектирование триггеров и конечных автоматов. | Триггерные схемы. Классификация триггеров. RS, T, D, JK триггеры. Схемы триггеров с переключением по фронту синхросигнала. Конечные автоматы. Классификация, описание, проектирование. Счётчики. Архитектуры, оценка быстродействия. Регистры и регистровые файлы. |
6 | |
5 | Интегральная память. | Запоминающие устройства. Статические и динамические ОЗУ, ПЗУ и Flash-память. Параметры ЗУ, архитектура, основные блоки. Память с произвольным и последовательным доступом. Память с ассоциативным доступом и кэш-память. |
8 | |
6 | Синхронизация в цифровых схемах. | Связь параметров синхросигнала с эксплуатационными параметрами вентилей и триггеров. Изохронные, мезохронные и плезиохронные схемы. Базовые принципы построения схем PLL и DLL. Распределение синхросигнала по кристаллу. Дерево и сетка синхронизации. |
2 | |
7 |
III Применение компьютерных технологий при проектировании цифровых схем. |
Компьютерное моделирование электронных схем. | Обзор средств моделирования электронных систем и схем на различных уровнях абстракции. Базовые сведения о «быстрых» и SPICE симуляторах. | 2 |